CIOMP OpenIR  > 中科院长春光机所知识产出
基于DSP和FPGA的GPS_B码时统终端系统设计
冯强; 赵帅; 李焱
2010-06-20
发表期刊微计算机信息
ISSN1008-0570
卷号26期号:5页码:139-141
摘要介绍了一种基于DSP和FPGA的GPS-B码时统终端系统的设计方案,提出了一种利用FPGA对IRIG-B码进行解码的设计方法。详细论述了具体的设计方案及软硬件的实现。通过将快速的DSP与FPGA相结合的方案,研制了一套新颖的GPS-B时统终端系统。试验表明该系统具有较高的实时性和稳定性。
文献类型期刊论文
条目标识符http://ir.ciomp.ac.cn/handle/181722/22681
专题中科院长春光机所知识产出
推荐引用方式
GB/T 7714
冯强,赵帅,李焱. 基于DSP和FPGA的GPS_B码时统终端系统设计[J]. 微计算机信息,2010,26(5):139-141.
APA 冯强,赵帅,&李焱.(2010).基于DSP和FPGA的GPS_B码时统终端系统设计.微计算机信息,26(5),139-141.
MLA 冯强,et al."基于DSP和FPGA的GPS_B码时统终端系统设计".微计算机信息 26.5(2010):139-141.
条目包含的文件 下载所有文件
文件名称/大小 文献类型 版本类型 开放类型 使用许可
基于DSP和FPGA的GPS_B码时统终(375KB) 开放获取--浏览 下载
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[冯强]的文章
[赵帅]的文章
[李焱]的文章
百度学术
百度学术中相似的文章
[冯强]的文章
[赵帅]的文章
[李焱]的文章
必应学术
必应学术中相似的文章
[冯强]的文章
[赵帅]的文章
[李焱]的文章
相关权益政策
暂无数据
收藏/分享
文件名: 基于DSP和FPGA的GPS_B码时统终端系统设计.kdh
格式: Unknown
此文件暂不支持浏览
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。