Changchun Institute of Optics,Fine Mechanics and Physics,CAS
CompactPCI板卡硬件设计与传输速率测试 | |
张强![]() ![]() ![]() | |
2009-08-01 | |
发表期刊 | 光学精密工程
![]() |
ISSN | 1004-924X |
卷号 | 8期号:17页码:2047 |
摘要 | 为寻找一种通用便捷的高速通讯卡设计方法,研究了CompactPCI总线特点、总线延时与通讯带宽的关系,提出了一种利用双端口RAM实现PCI总线与本地端总线这两种不同协议、不同工作频率总线隔离的硬件结构。利用该方法可简化硬件设计和驱动程序的编写,并将接口芯片与驱动程序封装成模块,有利于后续功能板卡的开发。同时,制作出实验板,验证了该方法的可行性,实际测量了各种通讯方式下的通讯速率,得到的最高传输速率为117.97MB/s。实验表明,利用此方案制作的通讯卡通讯速率可满足高速通讯要求,且方法简便易行。 |
收录类别 | EI |
文献类型 | 期刊论文 |
条目标识符 | http://ir.ciomp.ac.cn/handle/181722/23403 |
专题 | 中科院长春光机所知识产出 |
推荐引用方式 GB/T 7714 | 张强,耿爱辉,曹立华. CompactPCI板卡硬件设计与传输速率测试[J]. 光学精密工程,2009,8(17):2047. |
APA | 张强,耿爱辉,&曹立华.(2009).CompactPCI板卡硬件设计与传输速率测试.光学精密工程,8(17),2047. |
MLA | 张强,et al."CompactPCI板卡硬件设计与传输速率测试".光学精密工程 8.17(2009):2047. |
条目包含的文件 | ||||||
文件名称/大小 | 文献类型 | 版本类型 | 开放类型 | 使用许可 | ||
CompactPCI板卡硬件设计与传输速(413KB) | 开放获取 | -- | 浏览 请求全文 |
个性服务 |
推荐该条目 |
保存到收藏夹 |
查看访问统计 |
导出为Endnote文件 |
谷歌学术 |
谷歌学术中相似的文章 |
[张强]的文章 |
[耿爱辉]的文章 |
[曹立华]的文章 |
百度学术 |
百度学术中相似的文章 |
[张强]的文章 |
[耿爱辉]的文章 |
[曹立华]的文章 |
必应学术 |
必应学术中相似的文章 |
[张强]的文章 |
[耿爱辉]的文章 |
[曹立华]的文章 |
相关权益政策 |
暂无数据 |
收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论