Changchun Institute of Optics,Fine Mechanics and Physics,CAS
FPGA实现高速实时多端口SDRAM控制器的研究 | |
樊博; 王延杰; 孙宏海; 陈怀章; 何舒文 | |
2013-06-15 | |
发表期刊 | 计算机工程与应用
![]() |
期号 | 12页码:60-64 |
摘要 | 为了满足多个设备同时存取高速数据的需求,介绍了利用Xilinx高性能可编程逻辑器件Virtex6 FPGA实现高速实时多端口DDR3 SDRAM控制器的原理和方法,在一个实时图像处理系统平台上实现了对单片SO-DIMM DDR3内存条的多设备实时访问控制。通过ChipScope工具采样输入输出数据,验证其可行性,分析计算出端口速率和其他主要时间参数。实验结果显示高速实时多端口SDRAM控制器具有集成度高、传输带宽高、功耗低的优点。在多设备同时读写高速数据的系统中具有很高的实用价值。 |
关键词 | 现场可编程门阵列(Fpga) 实时 多端口 Ddr3 控制器 Chipscope |
收录类别 | CNKI |
语种 | 中文 |
文献类型 | 期刊论文 |
条目标识符 | http://ir.ciomp.ac.cn/handle/181722/38876 |
专题 | 中科院长春光机所知识产出 |
推荐引用方式 GB/T 7714 | 樊博,王延杰,孙宏海,等. FPGA实现高速实时多端口SDRAM控制器的研究[J]. 计算机工程与应用,2013(12):60-64. |
APA | 樊博,王延杰,孙宏海,陈怀章,&何舒文.(2013).FPGA实现高速实时多端口SDRAM控制器的研究.计算机工程与应用(12),60-64. |
MLA | 樊博,et al."FPGA实现高速实时多端口SDRAM控制器的研究".计算机工程与应用 .12(2013):60-64. |
条目包含的文件 | 下载所有文件 | |||||
文件名称/大小 | 文献类型 | 版本类型 | 开放类型 | 使用许可 | ||
FPGA实现高速实时多端口SDRAM控制(3767KB) | 开放获取 | CC BY-NC-ND | 浏览 下载 |
个性服务 |
推荐该条目 |
保存到收藏夹 |
查看访问统计 |
导出为Endnote文件 |
谷歌学术 |
谷歌学术中相似的文章 |
[樊博]的文章 |
[王延杰]的文章 |
[孙宏海]的文章 |
百度学术 |
百度学术中相似的文章 |
[樊博]的文章 |
[王延杰]的文章 |
[孙宏海]的文章 |
必应学术 |
必应学术中相似的文章 |
[樊博]的文章 |
[王延杰]的文章 |
[孙宏海]的文章 |
相关权益政策 |
暂无数据 |
收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论