CIOMP OpenIR  > 中科院长春光机所知识产出
基于FPGA的HDLC协议实现
刘岩俊; 何昕
2009-06-02
发表期刊电子器件
ISSN1005-9490
卷号3期号:32页码:707
摘要为了实现高速串行通讯,设计了基于FPGA的RS485总线的通讯接口,FPGA与DSP之间采用双FIFO进行数据缓存,并且通过DSP总线与DSP进行数据交换;开发了以FPGA和DSP为核心的原理图与印制电路板,使用VHDL语言开发了HDLC通讯协议的控制时序。实验结果表明:系统的持续存储速度可以达到1Mbit/s,工作稳定可靠,没有丢帧、串帧等丢失数据现象。
文献类型期刊论文
条目标识符http://ir.ciomp.ac.cn/handle/181722/22112
专题中科院长春光机所知识产出
推荐引用方式
GB/T 7714
刘岩俊,何昕. 基于FPGA的HDLC协议实现[J]. 电子器件,2009,3(32):707.
APA 刘岩俊,&何昕.(2009).基于FPGA的HDLC协议实现.电子器件,3(32),707.
MLA 刘岩俊,et al."基于FPGA的HDLC协议实现".电子器件 3.32(2009):707.
条目包含的文件 下载所有文件
文件名称/大小 文献类型 版本类型 开放类型 使用许可
基于FPGA的HDLC协议实现.caj(248KB) 开放获取--浏览 下载
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[刘岩俊]的文章
[何昕]的文章
百度学术
百度学术中相似的文章
[刘岩俊]的文章
[何昕]的文章
必应学术
必应学术中相似的文章
[刘岩俊]的文章
[何昕]的文章
相关权益政策
暂无数据
收藏/分享
文件名: 基于FPGA的HDLC协议实现.caj
格式: caj
此文件暂不支持浏览
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。